注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡網絡與數據通信網絡通信綜合集成數字系統EDA設計:硬件描述語言應用實訓

集成數字系統EDA設計:硬件描述語言應用實訓

集成數字系統EDA設計:硬件描述語言應用實訓

定 價:¥79.00

作 者: 武衛(wèi)華
出版社: 中國科學技術大學出版社
叢編項:
標 簽: 暫缺

ISBN: 9787312056253 出版時間: 2023-08-01 包裝: 平裝
開本: 16開 頁數: 383 字數:  

內容簡介

  本書是安徽省高等學校省級質量工程項目“新工科背景下自動化專業(yè)實踐教學體系改革研究”“電類專業(yè)系列基礎課程思政教學團隊”及安徽工業(yè)大學馬鞍山產業(yè)學院建設成果,也是安徽工業(yè)大學馬鞍山產業(yè)學院系列規(guī)劃教材之一。本書基于新工科教學理念,結合電類專業(yè)人才培養(yǎng)目標,系統介紹了集成數字系統的EDA設計方法、設計描述及設計開發(fā)過程,旨在使學生掌握集成數字系統自頂向下的層次化、模塊化行為描述建模方法,具備應用VHDL、Verilog語言進行集成數字系統設計開發(fā)的能力。本書側重于工程應用實踐,詳細闡述了多個集成數字系統實訓案例,可作為微電子、集成電路、電子信息、通信工程、自動化、測控技術等專業(yè)的教材,也可供相關研究人員參考閱讀。

作者簡介

暫缺《集成數字系統EDA設計:硬件描述語言應用實訓》作者簡介

圖書目錄

前言
部分 EDA設計基礎
第1章 集成數字系統設計概述
1.1 集成數字系統設計方法
1.2 集成數字系統設計流程
1.3 集成數字系統設計實現
1.4 集成數字系統設計描述
1.5 集成數字系統設計工具
第2章 可編程邏輯器件概述
2.1 可編程邏輯器件分類
2.2 可編程邏輯器件發(fā)展
2.3 簡單可編程邏輯器件結構原理
2.4 復雜可編程邏輯器件結構原理
2.5 現場可編程門陣列結構原理
第3章 硬件描述語言VHDL基本語法
3.1 VHDL程序結構
3.2 VHDL語法要素
3.3 VHDL并行語句
3.4 VHDL順序語句
第4章 硬件描述語言Verilog基本語法
4.1 Verilog程序結構
4.2 Verilog語法要素
4.3 Verilog基本語句
4.4 Verilog程序數字電路設計方法
第5章 EDA設計開發(fā)工具介紹
5.1 QuartusⅡ 13.0
5.2 ModelSim 10.4
第6章 常用功能模塊設計描述
6.1 計數器模塊
6.2 偶數分頻器模塊
6.3 奇數分頻器模塊
6.4 數控分頻器模塊
6.5 BCD-7段譯碼器模塊
6.6 動態(tài)掃描譯碼顯示模塊
6.7 帶權表決器模塊
6.8 串-并轉換模塊
6.9 并-串轉換模塊
6.10 數字序列產生模塊
6.11 數字序列不重疊檢測模塊
6.12 數字序列可重疊檢測模塊
第7章 宏功能模塊及其調用
7.1 PLL鎖相環(huán)模塊
7.2 除法器模塊
7.3 乘法累加模塊
7.4 雙口RAM模塊
7.5 只讀ROM模塊
第二部分 EDA實訓案例
第8章 集成數字系統實訓1——溫濕度檢測系統設計
8.1 設計任務及原理說明
8.2 設計方案

本目錄推薦

掃描二維碼
Copyright ? 讀書網 m.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號